logo-polimi
Loading...
Manifesto
Struttura Corso di Studi
Cerca/Visualizza Manifesto
Regolamento didattico
Internazionalizzazione
Orario Personalizzato
Il tuo orario personalizzato è disabilitato
Abilita
Ricerche
Cerca Docenti
Attività docente
Cerca Insegnamenti
Cerca insegnamenti degli Ordinamenti precedenti al D.M.509
Erogati in lingua Inglese
Le informazioni sulla didattica, sulla ricerca e sui compiti istituzionali riportate in questa pagina sono certificate dall'Ateneo; ulteriori informazioni, redatte a cura del docente, sono disponibili sulla pagina web personale e nel curriculum vitae indicati nella scheda.
Informazioni sul docente
DocenteLevantino Salvatore
QualificaProfessore ordinario a tempo pieno
Dipartimento d'afferenzaDipartimento di Elettronica, Informazione e Bioingegneria
Settore Scientifico DisciplinareING-INF/01 - Elettronica
Curriculum VitaeScarica il CV (317.24Kb - 25/10/2019)
OrcIDhttps://orcid.org/0000-0003-0895-1700

Contatti
Orario di ricevimento
DipartimentoPianoUfficioGiornoOrarioTelefonoFaxNote
DEIB - edificio 22--7MartedìDalle 14:00
Alle 15:00
0223993731--Per appuntamento
E-mailsalvatore.levantino@polimi.it
Pagina web redatta a cura del docentehttp://home.deib.polimi.it/levantin

Fonte dati: RE.PUBLIC@POLIMI - Research Publications at Politecnico di Milano

Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2020
Nessun prodotto attualmente registrato nell'anno 2020


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2019 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Articoli su riviste
Time-Variant Modeling and Analysis of Multiplying Delay-Locked Loops (Mostra >>)
A 30-GHz Digital Sub-Sampling Fractional-N PLL With -238.6-dB Jitter-Power Figure of Merit in 65-nm LP CMOS (Mostra >>)
A 1.6-to-3.0-GHz Fractional-N MDLL With a Digital-to-Time Converter Range-Reduction Technique Achieving 397-fs Jitter at 2.5-mW Power (Mostra >>)
Contributo in Atti di convegno
16.7 A 30GHz Digital Sub-Sampling Fractional-N PLL with 198fs rms Jitter in 65nm LP CMOS (Mostra >>)
A 1.6-to-3.0-GHz Fractional-N MDLL with a Digital-to-Time Converter Range-Reduction Technique Achieving 397fs Jitter at 2.5-mW Power (Mostra >>)
Digitally-Intensive Fast Frequency Modulators for FMCW Radars in CMOS: (Invited Paper) (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2018 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Articoli su riviste
Variation-aware Modeling of Integrated Capacitors based on Floating Random Walk Extraction (Mostra >>)
A 23-GHz Low-Phase-Noise Digital Bang-Bang PLL for Fast Triangular and Sawtooth Chirp Modulation (Mostra >>)
A Novel Single-Inductor Injection-Locked Frequency Divider by Three With Dual-Injection Secondary Locking (Mostra >>)
A Background Calibration Technique to Control the Bandwidth of Digital PLLs (Mostra >>)
Contributi su volumi (Capitolo o Saggio)
Low Power RF Digital PLLs with Direct Carrier Modulation (Mostra >>)
Contributo in Atti di convegno
A 23GHz low-phase-noise digital bang-bang PLL for fast triangular and saw-tooth chirp modulation (Mostra >>)
A low-phase-noise digital bang-bang PLL with fast lock over a wide lock range (Mostra >>)
A Low-Power and Wide-Locking-Range Injection-Locked Frequency Divider by Three with Dual-Injection Divide-by-Two Technique (Mostra >>)
Impact of CMOS Scaling on Switched-Capacitor Power Amplifiers (Mostra >>)
Adaptive Digital Pre-Emphasis for PLL-Based FMCW Modulators (Mostra >>)
A Novel LMS-Based Calibration Scheme for Fractional-N Digital PLLs (Mostra >>)
Digital phase-locked loops (Mostra >>)
Digitally-Assisted Frequency Synthesizers for Fast Chirp Generation in mm-Wave radars (Mostra >>)
A 15.6-18.2 GHz digital bang-bang PLL with -63dBc in-band fractional spur (Mostra >>)
A Single-Inductor Two-Step-Mixing Injection-Locked Frequency Divider by Four with Concurrent Tail-Injection (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2017 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Articoli su riviste
Power-jitter trade-off analysis in digital-to-time converters (Mostra >>)
PLL-Based Wideband Frequency Modulator: Two-Point Injection Versus Pre-Emphasis Technique (Mostra >>)
Efficient Behavioral Simulation of Charge-Pump Phase-Locked Loops (Mostra >>)
Contributo in Atti di convegno
A novel segmentation scheme for DTC-based ΔΣ fractional-N PLL (Mostra >>)
Analysis of millimeter-wave digital frequency modulators for ubiquitous sensors and radars (Mostra >>)
Brevetti
Digital frequency synthesizer with robust injection locked divider (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2016 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Articoli su riviste
Introduction to the Special Section on the 2015 Radio Frequency Integrated Circuits Symposium (Mostra >>)
Contributo in Atti di convegno
Analysis of fractional-n bang-bang digital PLLs using phase switching technique (Mostra >>)
Analysis of adaptive pre-distortion in DTC-based digital fractional-N PLLs (Mostra >>)
Analysis of power efficiency in high-performance class-B oscillators (Mostra >>)
Wideband chirp generation techniques in digital phase-locked loops (Mostra >>)
Bang-Bang Digital PLLs (Mostra >>)
manifesti v. 3.2.3 / 3.2.3
Area Servizi ICT
26/02/2020